当サイトの一部ページには、アフィリエイト・アドセンス・アソシエイト・プロモーション広告を掲載しています。

Amazonのアソシエイトとして、Security Akademeiaは適格販売により収入を得ています。

広告配信等の詳細については、プライバシーポリシーページに掲載しています。

消費者庁が、2023年10月1日から施行する景品表示法の規制対象(通称:ステマ規制)にならないよう、配慮して記事を作成しています。もし問題のある表現がありましたら、問い合わせページよりご連絡ください。

参考:令和5年10月1日からステルスマーケティングは景品表示法違反となります。 | 消費者庁

NandGame

Thumbnail of post image 000
Input and Outputレベル

コンピューターを役立てるには、外界とやりとりできる必要があります。モニター、キーボード、タッチセンサー、ネットワークインターファースなどのハードウェアデバイスを通じて行われます。

本レ ...

NandGame

Thumbnail of post image 059
Computerレベル

Computerレベルのゴールは、次のユニットを組み合わせてコンピューターを構築することです。

制御ユニット(control Unit)
記憶メモリー・・・RAMとレジスター
プログラム ...

NandGame

Thumbnail of post image 136
RAMレベル

RAMレベルのゴールは、読み書き可能な16ビットレジスターを2つ持つメモリー回路を作ることです。

保存できるのは2ヶ所しかないので、1ビットアドレスであり、保存できる空間は2つだけです。

入力・ad(ad ...

NandGame

Thumbnail of post image 001
Counterレベル

Counterレベルのゴールは、カウンター回路を組むことです。

カウンター回路は、クロック信号の度に出力値をインクリメントしていきます。

入力・st:ストアフラグ。
1なら、入力値Xを新し ...

NandGame

Thumbnail of post image 047
Data Flip-Flopレベル

Data Flip-Flopレベルのゴールは、次の真理値表を実現する回路を組むことです。

std出力00unchanged01unchanged101110解くべき回路の真理値表

NandGame

Thumbnail of post image 154

Latchレベル

Latchレベルのゴールは、1ビットラッチを組むことです。

ラッチはビットを記憶し、出力します。つまり、1ビットラッチは1ビットを記憶したり出力したりできます。

入力にはdとstがあります。st ...

NandGame

Thumbnail of post image 003
Registerレベル

Registerレベルのゴールは、2つのD-FFを用いて、2ビットを記憶するレジスター回路を組むことです。

Registerレベルを解く

dffコンポーネント1つで1ビット分を記憶できます

NandGame

Thumbnail of post image 082
Combined Memoryレベル

Combined Memoryレベルのゴールは、複合メモリーを組むことです。

プロセッサーのメモリーは、AおよびDと呼ばれる2つの16ビットレジスターとRAMユニットで構成されます。

NandGame

Thumbnail of post image 198
Control Unitレベル

プログラムは一連の命令から成り立ちます。そして、各命令はそれを決定するビットフラグの集まりであり、次の内容が確定します。

・実行するALU演算

・どのレジスターを入力として使用する ...

NandGame

Thumbnail of post image 131

Instructionレベル

Instructionレベルのゴールは、ALU回路とCondition回路(条件判定回路)を内蔵した回路を組むことです。

※将来的に当該回路(Instruction回路と呼ぶことにする)は複合メ ...