Registers【Turing Complete編】
このステージのゴールは、1バイトデータをレジスター間でコピーする回路を組むことです。
入力からレジスターへ、レジスターから出力へというパターンもあります。
仕様を確認する
Bit Inverter【Turing Complete編】
Bit Inverterステージのゴールは、InvertがONのときに入力を反転して出力し、InvertがOFFのときに入力をそのまま出力する回路を組むことです。
Bit Inver
Little Box【Turing Complete編】
Little Boxステージのゴールは、4バイトメモリー(2行2列のメモリーセル)を作ることです。
Little Boxステージを解く
1:コンポーネントの配置方針を考察する
Counter【Turing Complete編】
Counterステージのゴールは、1tickで1ずつ増えていくカウンター回路を作ることです。
入力・カウント制御:1ビットONのとき、他方の入力1バイトからスタートする(上書きする)。
O ...
Input Selector【Turing Complete編】
セレクターとは、いくつかの入力の中から指定されたものを選択して出力する回路です。マルチプレクサーとも呼ばれます。
物理的なスイッチでも実現できますが、一般にセレクターといった場合はデジタル信号で切り替えます。 ...
Turing Complete【Turing Complete編】
Turing CompleteステージはCPU ARCHITECTUREセクションの最終ステージであり、ステージのゴールはCPU回路を完成させることです。
Conditionモードがま ...
The Bus【Turing Complete編】
The Busステージのゴールは、次を実現する回路を組むことです。
・2バイト(8ビット幅が2組)の入力、2バイトの出力
・入力の1つ(ここでは1バイト)から、出力の1つにコピーする。
Byte OR、Byte Not、Adding Byte【Turing Complete編】
Byte ORステージのゴールは、2つの8ビット値をOR演算する回路を組むことです。
【入力】
・Input 1・・・8ビット
※2進数の8ビットは、10進数で(符号なしなら) ...
Bit Switch【Turing Complete編】
スリーステートバッファー(three state buffer)と呼ばれる素子は、出力がHレベルとLレベルのほかにもう1つ、ハイインピーダンス(またはフローティング)状態を持ちます。
ハイインピーダ ...
Delayed LinesとOdd Ticks【Turing Complete編】
信号を2tick遅延の回路を組む問題です。
Delayed Linesステージを解く
使えるコンポーネントはDelayed Lineのみです。これを通過する度に1tickの遅延